- 產品詳情
Lattice的ispMACH?4A系列提供了非常靈活的架構,并提供了易于使用的硅產品和軟件工具的卓越復雜可編程邏輯器件(CPLD)解決方案。
對用戶來說,整體的好處是一個有保證和可預測的CPLD解決方案,更快的上市時間,更大的靈活性和更低的成本。ispMACH 4A器件的密度范圍從32到512個宏細胞,具有100%的利用率和100%的引腳保留率。ispMACH 4A系列提供5-V (M4A5-xxx)和3.3 v (M4A3-xxx)操作。
ispMACH 4A產品可通過JTAG (IEEE標準1149.1)接口進行5v或3.3 v系統內可編程。JTAG邊界掃描測試還允許在設備連接的自動化測試設備上進行產品測試。
所有ispMACH 4A系列產品在任何設計更改和改裝后都具有首次安裝和易于系統集成的引腳保留功能。對于3.3 v和5 v工作,ispMACH 4A產品在每個輸出使用多達20個產品項時,可以通過SpeedLocking功能提供保證的固定定時,速度高達5.0 ns tPD和182 MHz fCNT。
ispMACH 4A Device Features
| 3.3V Dcyice | ||||||||
| Feature | M4A3-32 | M4A3-64 | M4A3-96 | M4A3-128 | M4A3-192 | M4A3-256 | M4A3-384 | M4A3-512 |
| Macrocelk | 32 | 64 | 96 | 128 | 192 | 256 | 384 | 512 |
| User l/0 options | 32 | 32/64 | 48 | 64 | 96 | 128/160/192 | 160/192 | 160/192/256 |
| 中D(ns) | 5.0 | 5.5 | 5.5 | 5.5 | 6.0 | 5.5 | 6.5 | 7.5 |
| Exr (MHz) | 182 | 167 | 67 | 167 | 160 | 167 | 154 | 125 |
| tos(ns | 4.0 | 4.0 | 4.0 | 4.0 | 4.5 | 4.0 | 4.5 | 5.5 |
| g(ms | 3.0 | 3.5 | 3.5 | 3.5 | 3.5 | 3.5 | 3.5 | 5.0 |
| Static Power(mA) | 20 | 25/52 | 40 | 55 | 85 | 110/150 | 149/155 | 179 |
| JTAG Complian | Yes | Yes | Yes | Yes | Yes | Yes | Yes | Yes |
| PCI Complian | Yes | Yes | Yes | Yes | Yes | Yes | Yes | Yes |
| 5VDcvices | ||||||
| Feature | M4A5-32 | M4A5-64 | M4A5-96 | M4A5-128 | M4A5-192 | M4A5-256 |
| Macrocels | 32 | 64 | 96 | 128 | 192 | 256 |
| User VO options | 32 | 32 | 48 | 64 | 96 | 128 |
| 4如(ms | 5.0 | 5.5 | 5.5 | 5.5 | 6.0 | 6.5 |
| fcxr(MHz) | 182 | 167 | 67 | 167 | 160 | 154 |
| tos(ns | 4.0 | 4.0 | 4.0 | 4.0 | 4.5 | 5.0 |
| tg(ns | 3.0 | 3.5 | 3.5 | 3.5 | 3.5 | 3.5 |
| Static Power (mA) | 20 | 25 | 40 | 55 | 74 | 110 |
| JTAG Complianf | Yes | Yes | Yes | Yes | Yes | Yes |
| PCI Complian | Yes | Yes | Yes | Yes | Yes | Yes |
特性
◆高性能E2 CMOS 3.3 v和5 v CPLD系列
◆靈活的架構,實現快速的邏輯設計
-出色的first - time - fit和改裝功能
- SpeedLockingTM性能,保證固定定時
-中心,輸入和輸出開關矩陣100%可達性和100%引腳保持
◆高速
- 5.0ns tPD商業和7.5ns tPD工業
- 182MHz fCNT
◆32 ~ 512個宏細胞;32到768個寄存器
◆44 ~ 388引腳,支持PLCC、PQFP、TQFP、BGA、fpBGA和caBGA封裝
◆靈活的結構,適合多種設計風格
- D/T寄存器和鎖存器
—同步或異步模式
-專用輸入寄存器
-可編程極性
—復位/預置交換
◆先進的功能,便于系統集成
- 3.3 v和5 v jedec兼容操作
- JTAG (IEEE 1149.1)兼容邊界掃描測試
- 3.3 v和5 v JTAG系統內編程
- PCI兼容(-5/-55/-6/-65/-7/-10/-12速度等級)
-安全的混合供電電壓系統設計
-可編程上拉或總線友好tm輸入和I/ o
——Hot-socketing
-可編程安全位
-單個輸出轉換率控制
◆高級E2
CMOS工藝提供高性能、高性價比的解決方案
◆無鉛包裝選項
Product Technical Specifications
| ECCN (US) | EAR99 |
| Part Status | NRND |
| HTS | 8542.31.00.01 |
| Automotive | No |
| PPAP | No |
| Family Name | ispMACH 4A |
| Program Memory Type | EEPROM |
| Number of Global Clocks | 4 |
| Number of Macro Cells | 384 |
| Product Terms | 20 |
| Device System Gates | 15000 |
| Data Gate | No |
| Maximum Number of User I/Os | 192 |
| Number of Flip Flops | 576 |
| In-System Programmability | Yes |
| Programmability | Yes |
| Reprogrammability Support | Yes |
| Maximum Internal Frequency (MHz) | 100|125 |
| Maximum Clock to Output Delay (ns) | 11|6 |
| Maximum Propagation Delay Time (ns) | 10 |
| Speed Grade | 10 |
| Individual Output Enable Control | Yes |
| Minimum Operating Supply Voltage (V) | 3 |
| Maximum Operating Supply Voltage (V) | 3.6 |
| Typical Operating Supply Voltage (V) | 3.3 |
| Tolerant Configuration Interface Voltage (V) | 5 |
| Minimum Operating Temperature (°C) | 0 |
| Maximum Operating Temperature (°C) | 70 |
| Supplier Temperature Grade | Commercial |
| Packaging | Tray |
| Tradename | ispMACH |
| Mounting | Surface Mount |
| Package Height | 1.2 |
| Package Width | 17 |
| Package Length | 17 |
| PCB changed | 256 |
| Standard Package Name | BGA |
| Supplier Package | FBGA |
| Pin Count | 256 |
| Lead Shape | Ball |